氏名: 浅井 徹 (089530020)

論文題目: 順序回路の低消費電力化設計のための状態割当


論文概要

携帯機器の普及により、電池の負荷を低減するために、論理回路の低消費電力 化設計が重要となっている。これは、高性能システムの電力消費による温度上 昇を抑制するためにも重要である。これらの機器で広く用いられるCMOS集積回 路においては、素子のスイッチング時にのみ、電流が流れるため、低消費電力 化設計のためには素子のスイッチング回数を減らすことが重要である。本研究 では順序回路の低消費電力化設計のための状態割当手法を考察する。順序回路 は、現時点での入力変数の値と状態変数の値から、出力変数の値と次の時点で の状態変数の値が決まる。状態遷移時に、変化する状態変数の数を少なくする ことは、スイッチングを減らすために重要であると考えられる。直接の遷移が 存在する状態間の符号のハミング距離の総和が最小となる状態割当を行う手法 を提案する。


目次に戻る


asakura@nuie.nagoya-u.ac.jp